申请人所在实验室主要从事集成电路设计方面的研究,目前承担了国家集成电路产教融合平台的研究任务;研究需要实现纳米工艺集成电路的前后端设计及验证,在研究的过程中,需要利用电子设计自动化EDA软件系统来实现纳米工艺集成电路的前后端设计,而要实现这些目的,就需要软件系统具备14纳米工艺下上亿级器件规模的电路逻辑综合、逻辑仿真和自动布局布线的技术参数,这是因为纳米工艺下,集成电路器件二级效应影响,上亿级规模的集成电路设计计算复杂度高;经过调研,目前只有新思公司的前后端设计软件能够满足研究的需要,而且新思公司的逻辑综合软件DC和逻辑仿真软件VCS等是本领域的业界标准,是开展纳米级大规模集成电路设计的必要设计优化工具。
单一来源公示2024年4月12日到2024年4月19日。